# 特別賞

酸化ガリウムパワーデバイスの研究開発

1 独立行政法人 情報通信研究機構
2 株式会社 タムラ製作所
3 株式会社 光波

東脇 正高<sup>1</sup> 佐々木 公平<sup>2,1</sup> 倉又 朗人<sup>2</sup> 増井 建和<sup>3</sup> 山腰 茂伸<sup>2</sup>

## 1.諸 言

近年、温室効果ガス削減、化石燃料に替わる新エネルギーの創出などの革新的省エネル ギー技術の開発が、将来に向けた地球規模の命題となっている。加えて、現在我が国では東 日本大震災の影響もあり、電力需要を減らす努力がこれまで以上に強く求められている。実 際、日本における変電を含む送配電損失率は5.5%と非常に大きい。このような社会事情から、 現状のシリコン(Si)デバイスよりもさらに高効率・低損失なパワーデバイスの実現が期待で きるワイドギャップ半導体シリコンカーバイド(SiC)、窒化ガリウム(GaN)が、次世代のパ ワーエレクトロニクス半導体材料として注目され、日本国内はもとより諸外国においても研 究開発が盛んに進められている。しかし、両材料とも未だ技術的課題を解決しきれておらず、 実用化が思うように進んでいない。

現在我々は、このような現状を打開するための一つの方法として、ワイドギャップ新半 導体材料酸化ガリウム (Ga<sub>2</sub>O<sub>3</sub>)を用いたパワーデバイスの研究開発を進めている。Ga<sub>2</sub>O<sub>3</sub> は、 SiC, GaN よりも更に大きなバンドギャップを有する半導体である。その材料物性から見て、 パワーデバイスに適用した場合 SiC, GaN を上回る高効率・低損失が期待できる。また、も う一つの Ga<sub>2</sub>O<sub>3</sub> パワーデバイスの高い将来性を示すものとして、その単結晶基板が挙げられ る。単結晶 Ga<sub>2</sub>O<sub>3</sub> バルクは、サファイアと同様の方法で融液成長が可能であることから、低 コストで大口径高品質基板を作製出来るメリットがある。そのため、将来的に実用化された 場合、その基板製造コスト、価格は安価となる。

以上の2つの理由から、Ga<sub>2</sub>O<sub>3</sub>パワーデバイスはその性能面だけでなく、価格面でも SiC, GaN を上回る大きな可能性がある。しかし、これまでその優れた物性に目を向けられるこ とが無く、研究開発は事実上手付かずであった。我々は、2010 年 Ga<sub>2</sub>O<sub>3</sub>パワーデバイス研 究開発に着手し、現在までの短期間に数々の要素技術を独自に開発し、世界初のトランジス タ動作の実証に代表される成果を上げてきた。

# 2. Ga<sub>2</sub>O<sub>3</sub>の材料物性から見たパワーデバイス半導体材料としての魅力

Ga<sub>2</sub>O<sub>3</sub>は、酸化物化合物半導体の一種である。結晶構造は、 $a(\tau \nu \tau)$ 、 $\beta(\tau - p)$ 、 $\gamma(\tau)$ ンマ)、 $\delta(\tau \nu p)$ 、 $\epsilon(\tau \tau)$ の5種類が確認されており、いわゆる結晶多形である。 最も安定な構造はβ相であり、他は準安定構造である。そのため、現在までのGa<sub>2</sub>O<sub>3</sub>に関す る結晶成長、物性に関する研究報告も、その多くはβ-Ga<sub>2</sub>O<sub>3</sub>に関するものである。β-Ga<sub>2</sub>O<sub>3</sub>は、 図1の結晶格子模式図に示す単斜晶系ベータガリア(β-gallia)構造をとる。これまでに、 Sn, Si といったドナー不純物をドーピングすることにより、電子密度10<sup>16</sup>~10<sup>19</sup> cm<sup>3</sup>の広い 範囲において n 型伝導性の制御が可能であることが確認されている[1-3]。p 型伝導性制御に 関しては、現在までに明確なホール伝導を観測したという報告は無い。

Ga<sub>2</sub>O<sub>3</sub> は、上述のように SiC, GaN よりも更に大きなバンドギャップを有する半導体であ るため、そのトランジスタ、ダイオードは、高耐圧、高出力、高効率(低損失)といったパワー デバイス特性に優れたものになると予想される。ここで、Ga<sub>2</sub>O<sub>3</sub> と他の主要な半導体材料の パワーデバイス性能に関連する物性値の比較を表1に示す。Ga<sub>2</sub>O<sub>3</sub> の電子移動度は、図2(a) に示す Ga<sub>2</sub>O<sub>3</sub> バルク基板およびエピタキシャル成長した薄膜の室温ホール測定データを元 にした、電子密度10<sup>15</sup> cm<sup>3</sup> 台後半から10<sup>16</sup> cm<sup>3</sup> 台前半の薄膜に対する推測値を示す。また、

|                   | Si    | GaAs  | 4H-SiC | GaN   | β-Ga <sub>2</sub> O <sub>3</sub> |
|-------------------|-------|-------|--------|-------|----------------------------------|
| バンドギャップ<br>(eV)   | 1.1   | 1.4   | 3.3    | 3.4   | 4.8-4.9                          |
| 電子移動度<br>(cm²/Vs) | 1,400 | 8,000 | 1,000  | 1,200 | 300(推定)                          |
| 絶縁破壊電界<br>(MV/cm) | 0.3   | 0.4   | 2.5    | 3.3   | 8(推定)                            |
| 比誘電率              | 11.8  | 12.9  | 9.7    | 9.0   | 10                               |
| バリガ性能指数<br>(対Si)  | 1     | 15    | 340    | 870   | 3,444                            |

表1 主要な半導体のパワーデバイス性能につながる物性値の比較

 $Ga_2O_3$ の絶縁破壊電界に関しては、図2(b)に示す代表的な半導体の絶縁破壊電界とバンド ギャップの関係を内挿した曲線から推定した。 $Ga_2O_3$ は、SiC や GaN の 3.3 ~3.4 eV よりも、 さらに大きな 4.8 ~4.9 eV のバンドギャップを有している。この約 1.5 eV の差が、3 倍以上 大きな絶縁破壊電界につながり、 $Ga_2O_3$ のパワーデバイス材料として最も魅力的な点となる。

Ga<sub>2</sub>O<sub>3</sub>をSiC, GaNと比べた場合、物性面で劣る点としてはやや低い移動度が挙げられ る。しかし我々は、この点はパワーデバイス特性にさほど影響しないと考える。それは、パ ワーデバイス性能は、移動度よりも絶縁破壊電界に強く依存するためである。このことは、 その材料がパワーデバイスにどの程度適しているかを示す基本性能指標であるバリガ指数 (Baliga's figure of merit)から判断できる。バリガ指数は、移動度には単に比例するに留 まるのに対し、絶縁破壊電界にはその3乗に比例する。そのため、Ga<sub>2</sub>O<sub>3</sub>のやや低い移動度 は大きな絶縁破壊電界で補って余りあり、結果SiCやGaNの数倍大きなバリガ指数が得ら れる。



図1 β-Ga<sub>2</sub>O<sub>3</sub>の結晶単位格子模式図



図 2 (a) β-Ga<sub>2</sub>O<sub>3</sub>の電子移動度と密度の関係、(b) 代表的な半導体の 絶縁破壊電界とバンドギャップの関係



図3 代表的な半導体の理想オン抵抗と耐圧の関係

我々は、物性を元にした上述のような見積もりから、Ga<sub>2</sub>O<sub>3</sub>トランジスタおよびダイオードは、パワーデバイスとして SiC や GaN デバイスの特性を大きく上回ると考える。性能比較の一例として、図3に表1の物性値を用いて算出した代表的な半導体材料の理想オン抵抗と耐圧の関係を示す。この関係は、各々のバリガ指数の逆数と等価である。図3のグラフ上、右下隅へ行くほどパワーデバイス材料として性能が高いことを表している。同じ耐圧で比べた場合、Ga<sub>2</sub>O<sub>3</sub> では SiC, GaN よりも一桁低いオン抵抗値が得られることが分かる。

## 3. 研究開発技術

#### 3.1 単結晶 Ga<sub>2</sub>O<sub>3</sub> 基板の融液成長法による作製技術

Ga<sub>2</sub>O<sub>3</sub>は、ワイドギャップ半導体の中では稀有な、融液成長法により単結晶バルクが作製 可能な材料である。そのため、原理的に大口径単結晶基板が低コスト、低消費エネルギーで 作製可能である。この点は、昇華法、気相成長法、高圧合成法などの莫大なエネルギーとコ ストを必要とする SiC, GaN 基板の作製方法とは異なり、産業化を考えた場合絶対的な優位 性となる。我々は現在までに、図4(a)に示すような Edge-defined Film-fed Growth (EFG) 法を用いて、直径2インチ単結晶 Ga<sub>2</sub>O<sub>3</sub> 基板の作製に成功している。EFG 法は、大口径サファ イア基板作製において実績がある方法で、現在までに最大6インチサイズのサファイア基板 が市販されている。図4(b)に、単結晶 Ga<sub>2</sub>O<sub>3</sub> バルク EFG 装置の模式図を示す。サファイア 用装置と基本的に同一構成である。

ここで、共に単結晶バルクが作製可能な SiC と Ga<sub>2</sub>O<sub>3</sub>の、それぞれの製法についての比 較を行う。SiC バルクは主に昇華法、Ga<sub>2</sub>O<sub>3</sub>バルクは上述のように融液成長法で作製される。 融液成長法においては、昇華法で問題になるマイクロパイプ欠陥は発生せず、高品質バルク を容易に作製できる。また、昇華法で必要となる高圧環境を必要としない。さらに EFG 法 の場合、図4(b)からも分かるように、バルクのサイズは装置のサイズにより一意的に決ま るため、装置サイズを単純に大きくすることで基板の大面積化が可能であり、製造コストを 昇華法と比べて大幅に抑えることができる。我々の試算では、将来的に量産化が進めば、6 インチ基板を SiC の 1/10 以下のコストで作製可能である。同時に EFG 法は、バルク作製に 要するエネルギー消費量の点でも昇華法と比べて優位性を示す。昇華法と EFG 法で、生産 時の基板単位面積当たりの消費電力を各々見積もった結果、EFG 法は昇華法の約1/3となる。 これは、バルクの成長温度が低いことと成長速度が高いことの2つの理由による。省エネ効 果を議論する際、デバイス動作時のエネルギー損失削減量と、そのデバイス作製時に消費さ れるエネルギーを合わせたトータルで考える必要がある。以上のように、単結晶 Ga<sub>2</sub>O<sub>3</sub> 基板 が融液成長法により作製可能なことは、コスト、省エネ両面で大きな魅力となる。



図 4 (a) EFG 法により成長したバルクから作製した直径 2 インチ単結晶 β-Ga<sub>2</sub>O<sub>3</sub> 基板の 写真、(b) β-Ga<sub>2</sub>O<sub>3</sub> バルク作製用 EFG 装置の模式図

#### 3.2 オゾン分子線エピタキシー(MBE)法による Ga<sub>2</sub>O<sub>3</sub> 薄膜成長 [4,5]

本研究においては、電子デバイス応用のための  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> ホモエピタキシャル膜の MBE 成 長技術の開発を行った。成長用原料は、純度 7N の Ga 金属、純度 4N の SnO<sub>2</sub> 粉末、オゾン(5 %) + 酸素(95%) 混合ガスを用いた。図 5(a),(b)、成長温度と膜厚 600 nm の Ga<sub>2</sub>O<sub>3</sub> エピ タキシャル膜表面モルフォロジーおよび表面ラフネス (RMS)の関係をそれぞれ示す。成長 温度を 550-650  $\mathbb{C}$ の範囲で、RMS が 1 nm 以下と原子層レベルで平坦な膜を得られている。 また、同じく成長温度と Sn ドーピングプロファイルの関係について調査した。図 6(a),(b) それぞれに、成長温度別 Sn 濃度の深さプロファイルおよび SnO<sub>2</sub> K-cell 温度に対する実効 キャリア濃度 (*Nd-Na*)の関係を示す。成長温度 570  $\mathbb{C}$ 以下において、Ga<sub>2</sub>O<sub>3</sub> エピ膜中、深さ 方向に均一な Sn プロファイルおよび SnO<sub>2</sub> 蒸気圧曲線に一致するキャリア濃度が得られて いるのに対し、600  $\mathbb{C}$ 以上では表面偏析に起因すると考えられる取り込み開始の遅れの問題 が観測された。これらの結果は、Sn ドーピングによる精密なキャリア濃度制御には、成長



図 5 Ga<sub>2</sub>O<sub>3</sub> 薄膜の MBE 成長温度別: (a) 表面モルフォロジー、(b) 表面 RMS ラフネス



図 6 (a) Ga<sub>2</sub>O<sub>3</sub> 薄膜中の Sn 濃度プロファイル、(b) キャリア濃度と Sn K セル温度の関係

温度 570℃以下に設定する必要があることを示している。本研究成果から、表面平坦性およ びドーピングによるキャリア濃度制御の両立のための成長温度は、両者の最適条件を共に満 たす 540-570℃と狭い温度領域となることが分かった。

#### 3.3 Ga<sub>2</sub>O<sub>3</sub>トランジスタ [6-11]

次に、世界に先駆けて動作実証することに成功した、単結晶 Ga<sub>2</sub>O<sub>3</sub> 薄膜をチャネルとする トランジスタについて紹介する。試作したトランジスタは、MESFET (metal-semiconductor field-effect transistor)と呼ばれる構造である。これは、多くの種類が存在するトランジスタ の中でも構造的に最もシンプルであり、動作実証を一番の目的とした今回の試作には適して いた。

本試作では、Mgドープ高抵抗  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> (010) 基板を用いた。その上に、MBE 成長した 厚さ 300 nm の Sn ドープ n 型 Ga<sub>2</sub>O<sub>3</sub> 薄膜をチャネル層としている。Ga<sub>2</sub>O<sub>3</sub> 薄膜中の Sn 濃度は、 二次イオン質量分析結果から 7 × 10<sup>17</sup> cm<sup>3</sup> であった。図 7(a), (b)に、それぞれ作製した



図7 Ga<sub>2</sub>O<sub>3</sub> MESFET の (a) 断面構造模式図、(b) 光学顕微鏡写真



図8 オーミック電極形成前に RIE 処理を行った場合、行わなかった場合の電流-電圧特性 の比較



図9 Ga<sub>2</sub>O<sub>3</sub> MESFET の (a) 電流-電圧特性、(b) トランスファー特性

Ga<sub>2</sub>O<sub>3</sub> MESFET の断面模式図と光学顕微鏡写真を示す。デバイスプロセスとして、最初に ソース、ドレインオーミック電極を作製した。フォトリソグラフィーによりパターニングし たサンプルのウィンドウ部分を、BCl<sub>3</sub>/Ar 混合ガスによる反応性イオンエッチング(RIE)後、 Ti/Au を蒸着、リフトオフを行った。この RIE 処理により、2つの Ti/Au 電極間の電流 – 電圧特性が、RIE 処理を行わない場合のショットキーからオーミックに変化し、大幅に接触 抵抗が低減できることを確認している(図 8)。次に、フォトリソによるパターニング後、今 度は RIE 処理を行わず、ウィンドウ部分の n 型 Ga<sub>2</sub>O<sub>3</sub> 薄膜上に Pt/Ti/Au を蒸着、リフト オフすることによりショットキーゲートを作製した。デバイス表面の絶縁膜パッシベーショ ンは行なっていない。ゲート長は4 µm、ソース―ドレイン間距離は 20 µm である。また、 内部の円形ドレイン電極のサイズは直径 200 µm である。

図9(a),(b)に、それぞれ作製した Ga<sub>2</sub>O<sub>3</sub> MESFET の電流 – 電圧、トランスファー特性 を示す。最大ドレイン電流はゲート電圧 +2 V で 16 mA、ドレイン電圧 40 V における最大 相互コンダクタンスは 1.4 mS であった。今回作製したトランジスタの場合、その構造上明 確に定義することはできないが、ゲート幅は約 600 µm である。作製したデバイスのピンチ オフ特性は非常に良好であった。また、高電圧パワーデバイスとして重要な性能である、ゲー ト電圧を印加することによりドレイン電流をオフした状態 (今回試作した素子ではゲート電 圧 -30V 印加時)における、印加可能な最大ドレイン電圧に相当する三端子オフドレイン耐圧 は、約 250 V と非常に大きな値が得られた。実際この値は、電極間がショートし、電極金 属が焼け焦げることにより決まったものであるため、Ga<sub>2</sub>O<sub>3</sub>の材料物性に起因する絶縁破壊 により決まる本質的なデバイス耐圧値は更に大きいと考えられる。また、ピンチオフ状態で のドレインリーク電流は 3 µA と非常に小さく、結果ドレイン電流オン / オフ比は約 10,000 という大きな値が得られた。これらのデバイス特性は、研究開発初期段階のため非常にシン プルなトランジスタ構造であるにも関わらず、数値的に優れている。また、同じく研究開発 初期(1990 年代前半)の GaN MESFET と比較しても、同等もしくはそれ以上の結果である。

今回得られた良好なデバイス特性は、主に(1) Ga<sub>2</sub>O<sub>3</sub>の半導体としての材料的ポテンシャ ルの高さ、(2) 単結晶基板上の高品質ホモエピタキシャル薄膜を用いたこと、の2つの理由 によると考えられる。本研究の成果、また確認されたこの材料のパワーデバイス応用に対す るポテンシャルを元に、今後更に実用に適したトランジスタ構造へと研究開発を展開してい く予定である。

### 3.4 Ga<sub>2</sub>O<sub>3</sub> ショットキーバリアダイオード [12,13]

トランジスタ開発と並行して、もう一つのパワーデバイス重要部品となるダイオードの開発も進めている。ここでは、図10に示す、単結晶 $\beta$ -Ga<sub>2</sub>O<sub>3</sub>(010)基板上を用いて作製したGa<sub>2</sub>O<sub>3</sub>ショットキーバリアダイオードについて紹介する。基板裏面のカソード電極(オーミック)をTi/Auで、基板表面のショットキー電極(アノード)をPt/Ti/Auにて形成した2種類のデバイスを作製した。Ga<sub>2</sub>O<sub>3</sub>基板の電子濃度は、それぞれ3×10<sup>16</sup>,5×10<sup>16</sup> cm<sup>3</sup>である。図11(a),(b)に、作製したダイオードの順方向、逆方向電流一電圧特性を示す。順方向電流の立ち上がりの傾きから導出した理想因子は1.041.06と、理想値1.0に非常に近い優れた値であった。また、逆方向耐圧も約150 Vと、耐圧向上のための電界集中緩和構造を用いていないシンプルなデバイス構造にもかかわらず高い値が得られている。これらのダイオード特性は、トランジスタ特性と同様にGa<sub>2</sub>O<sub>3</sub>の物性値を反映した優れたものであり、そのパワーデバイス半導体材料としての高いポテンシャルを示している。



図 10 Ga<sub>2</sub>O<sub>3</sub> ショットキーバリアダイオードの断面構造模式図



図 11 Ga<sub>2</sub>O<sub>3</sub> ショットキーバリアダイオードの電流 - 電圧特性 : (a) 順方向、(b) 逆方向

# 4. まとめと今後の展望

Ga<sub>2</sub>O<sub>3</sub>は、特に高耐圧パワーデバイス材料として大きな期待を抱かせる物性を有しており、 SiC, GaN を含めた既存の半導体材料を大きく上回るパワーデバイス特性が見込まれる。加 えて、融液成長法により大口径、高品質基板を安価かつ低エネルギー消費で作製可能である という、他のワイドギャップ半導体とは大きく異なる産業上の利点を持つ。このように、大 面積基板上に、既存の半導体デバイス技術の延長によりシンプルなデバイス構造を作製する ことで、高耐圧、低損失(高効率)パワーデバイスを実現できる可能性を有する Ga<sub>2</sub>O<sub>3</sub> は、"革 新的技術"の一つとして相応しい新半導体材料であると言える。

我々が今回、新ワイドギャップ半導体材料である Ga<sub>2</sub>O<sub>3</sub> を用いたダイオード、トランジス タの開発に成功したことにより、次世代高性能パワーデバイス実現への可能性を開いたと考 える。Ga<sub>2</sub>O<sub>3</sub>パワーデバイスには、グローバル課題である省エネ問題に対しての直接的な貢 献とともに、日本発の新たな半導体産業の創出という経済面での貢献も併せて期待できる。 近い将来、送配電、鉄道といった高耐圧から、電気、ハイブリッド自動車応用などの中耐圧、 更にはエアコン、冷蔵庫といった家電機器などの低耐圧分野も含めた非常に幅広い領域での 応用が見込まれ、その市場は数千億円 / 年以上の大規模なものになると考えられる。我々は、 今後10年以内の Ga<sub>2</sub>O<sub>3</sub>パワーデバイス産業化を目標に、更に研究開発を加速していく所存 である。

## 謝 辞

本研究の一部は、新エネルギー・産業技術総合開発機構(NEDO)委託研究「省エネルギー 革新技術開発事業/挑戦研究フェーズ」として実施しました。また一部、科学技術振興機構 さきがけの援助の元に行われました。

# 参考文献

- 1. N. Ueda, H. Hosono, R. Waseda, and H. Kawazoe, "Synthesis and control of conductivity of ultraviolet transmitting  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> single crystals," Applied Physics Letters, vol.70, no.26, pp.3561-3563 (1997).
- 2. M. Orita, H. Ohta, M. Hirano, and H. Hosono, "Deep-ultraviolet transparent conductive  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> thin films," Applied Physics Letters, vol.77, no.25, pp.4166-4168 (2000).
- 3. E. G. Villora, K. Shimamura, Y. Yoshikawa, T. Ujiie, and K. Aoki, "Electrical conductivity and carrier concentration control in  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> by Si doping," Applied Physics Letters, vol.92, pp.202120 (2008).
- 4. K. Sasaki, A. Kuramata, T. Masui, E. G. Villora, K. Shimamura, and S. Yamakoshi, "Device-quality  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> epitaxial films fabricated by ozone molecular beam epitaxy", Applied Physics Express, vol.5, pp.035502 (2012).
- 5. 佐々木 公平、東脇 正高、倉又 朗人、増井 建和、山腰 茂伸、「β-Ga<sub>2</sub>O<sub>3</sub>ホモエピタキシャル MBE 成長における成長温度依存性」、第60 回応用物理学会春季学術講演会予稿集28p-G11-13, pp.14-089 (2013).

- 6. M. Higashiwaki, K. Sasaki, A. Kuramata, T. Masui, and S. Yamakoshi, "Gallium oxide  $(Ga_2O_3)$  metal-semiconductor field-effect transistors on single-crystal  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> (010) substrates," Applied Physics Letters, vol.100, pp.013504 (2012).
- 7. 東脇 正高、「"酸化ガリウム (Ga<sub>2</sub>O<sub>3</sub>)トランジスタ"を世界で初めて実現」、月刊セラミック ス 47, pp.379 (2012).
- 8. 東脇 正高、倉又 朗人、佐々木 公平、山腰 茂伸、増井 建和、「酸化ガリウムをパワー素子に --SiC よりも安く、高性能に---」、日経エレクトロニクス4/2 号、pp.81-89 (2012).
- 9. M. Higashiwaki: "Gallium oxide trumps traditional wide bandgap semiconductors", Compound Semiconductor 20, pp.20-23 (2012).
- 10. 東脇 正高、佐々木 公平、倉又 朗人、増井 建和、山腰 茂伸、「酸化ガリウムトランジスタ」、 月刊機能材料 vol.32, pp.27-33 (2012)。
- 11. 東脇 正高、「Ga<sub>2</sub>O<sub>3</sub>基板・応用デバイス」、2013化合物半導体技術大全、第2編 第7章 第4節, pp.98-101(2012/12 出版、分担執筆).
- 佐々木 公平、倉又 朗人、増井 建和、Encarnación G. Víllora、島村 清史、山腰 茂伸、「酸化 ガリウム半導体の分子線エピタキシー (MBE)成長とショットキーバリアダイオード」、 月刊機能材料 vol.32, pp.20-26, (2012).
- 13. K. Sasaki, M. Higashiwaki, A. Kuramata, T. Masui, and S. Yamakoshi, "Ga<sub>2</sub>O<sub>3</sub> Schottky barrier diodes fabricated by using single-crystal  $\beta$ -Ga<sub>2</sub>O<sub>3</sub> (010) substrates," IEEE Electron Device Letters, vol.34, no.4, pp.493-495 (2013).